微纳核芯:创新破局 打造国产自主算力“底座”

指甲盖大小的芯片,正成为智能时代的“心脏”。然而,高端芯片制造工艺的瓶颈,一度让这颗“心脏”的跳动受制于人。

在萧山,一家年轻的芯片企业正试图改写这一局面——微纳核芯通过全球首创的三维存算一体技术,在完全不依赖国际先进制程的情况下,为AI大模型推理场景提供高性能、低功耗、低成本的国产自主解决方案。

  全球首创:三维存算一体重塑算力逻辑

什么是三维存算一体(3D-CIM™)技术?

微纳核芯联合创始人葛晓欢以“算盘”为喻,阐释了该技术的核心思想:“算盘珠本身既存储数值,又能直接完成计算,这正是‘存算一体’思想的雏形。”

微纳核芯将计算单元与存储单元在三维空间中垂直堆叠,实现数据“就地计算”,大幅减少数据搬运带来的能耗与延迟。通过3D堆叠技术,计算层与存储层紧密结合,在芯片面积基本不变、厚度仅略微增加的情况下,实现了功能的高度集成。

经测算,这一创新架构下,算力密度和能效性能均大幅度提升。

更关键的是,在当前高端芯片制造工艺面临瓶颈的背景下,三维存算一体(3D-CIM™)技术不再依赖国际先进制程,而是通过架构创新,在国内已成熟的工艺基础上,即可实现高性能AI推理,破解了行业“不可能三角”难题。

目前,微纳核芯已与两大国内存储器头部厂商及终端、大模型头部企业开展深度合作,打造全国产化AI推理算力集群,提供自主可控算力支撑,破解“芯模适配”痛点。

  规则领跑:从技术突破到标准制定

技术的突围只是第一步,微纳核芯的视野不止于此。立足行业发展全局,微纳核芯主动牵头制定行业标准,全力推动构建自主可控、协同发展的AI芯片产业生态,打破产业发展的“碎片化”困境。

2025年9月,在工信部指导下,微纳核芯作为RISC-V存算一体应用组组长单位,在杭州萧山牵头启动全球首个RISC-V存算一体标准研制工作,联合20余家产业链龙头企业,推动自主可控AI芯片生态建设。

“构建自主可控的AI芯片产业生态,其根基,不仅在于一枚芯片的性能,更在于整个生态的协同与韧性。”葛晓欢表示,在企业的发展过程中,愈发深刻地感受到生态的重要性——只有形成合力,才能走得更远。

  生态协同:企业与城市的双向奔赴

“在萧山,良好的科创生态给了我们成长很多的帮助。”葛晓欢表示,比如萧山对人才的精准扶持政策,让这座城市既有干事创业的舞台,更有留住人心的温度。目前,企业研发人员占比高达74%,其中硕博人才超过60%。“还有政策的支持、算力的补助,以及丰富的应用场景和上下游对接机会,都加速了技术从实验室走向市场的进程。”

得益于这种生态滋养,企业的成长有目共睹,150 余项专利申请构建起 “架构—电路—软件”知识产权全栈保护体系。

今年,微纳核芯还打算做一件事——举办产业峰会,邀请产业链上下游企业、科研机构及行业专家齐聚杭州,围绕AI芯片生态建设展开深度对话,进一步凝聚行业共识。

从技术突破到标准引领,微纳核芯正在勾勒一条自主创新的清晰路径。在萧山这片科创热土上,企业与城市双向奔赴、协同成长,共同推动AI芯片生态迈向更深层次的自主可控与开放共赢。

记者 王俞楠

展开阅读全文

更新时间:2026-03-13

标签:科技   底座   自主   芯片   技术   生态   企业   可控   架构   算盘   产业   标准

1 2 3 4 5

上滑加载更多 ↓
推荐阅读:
友情链接:
更多:

本站资料均由网友自行发布提供,仅用于学习交流。如有版权问题,请与我联系,QQ:4156828  

© CopyRight All Rights Reserved.
Powered By 71396.com 闽ICP备11008920号
闽公网安备35020302034844号

Top