NEO半导体公布X-HBM架构概念:位宽16倍于当代HBM4内存

IT之家 8 月 6 日消息,3D 存储器 IP 企业 NEO Semiconductor 公布了 X-HBM 超高带宽内存架构概念,宣称可实现 32000-bit 的超高位宽和 512Gb 的单层容量。

X-HBM 的两大技术基础是超高密度 I/O 通道和 NEO 此前提出的 X-DRAM 高容量 3D 内存

该企业宣称可通过 0.5μm (500nm) 间距超精细混合键合在 HBM 所需 DRAM Die 上创造 32000-bit 超宽 I/O,而目前即将进入商业化的 HBM4 内存也仅有 2048-bit。

而在容量方面,NEO Semiconductor 称其现有技术可通过 300 层堆叠技术在单层 DRAM Die 上实现 300Gb 容量,这已经是当下 HBM 领域所用 24Gb Die 的 12.5 倍。而未来 X-HBM 中的单 Die 将可实现 500+ 层阵列堆叠,单 Die 容量随之提升到 512Gb (64GB)

NEO Semiconductor 称按照传统的 2D DRAM HBM 技术演进,到 2038 年的 HBM8 才能实现 16384-bit I/O 和 80Gb 单 Die 容量,而基于 3D DRAM 的 X-HBM 将显著加速存储发展进程,助推 AI 算力飞跃。

展开阅读全文

更新时间:2025-08-08

标签:科技   半导体   架构   当代   内存   概念   容量   单层   技术   间距   存储器   阵列   密度   此前

1 2 3 4 5

上滑加载更多 ↓
推荐阅读:
友情链接:
更多:

本站资料均由网友自行发布提供,仅用于学习交流。如有版权问题,请与我联系,QQ:4156828  

© CopyRight 2020- All Rights Reserved. Powered By bs178.com 闽ICP备11008920号
闽公网安备35020302034844号

Top